下载此文档

SR锁存器.ppt


文档分类:文学/艺术/军事/历史 | 页数:约14页 举报非法文档有奖
1/14
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/14 下载此文档
文档列表 文档介绍
*
第一节 SR锁存器
电路结构与工作原理
动作特点
概述
*
下页
返回
锁存器:是一种对脉冲电平敏感的存储单元电路。
触发器:是一种对脉冲边沿敏感的存储电路。
触发器和锁存器具备的两个基本特点:
具有两个能自行保持的稳定状态,
用来表示逻辑状态的 0 和 1 ,
或二进制数的 0 和 1 。
2. 根据不同的输入信号可以置成 1 或 0 状态。
一、概述
上页
*
二、电路结构与工作原理
下页
返回
上页
复位端或清0端
置位端或置1端
R
S
R
S
Q
Q
逻辑符号
用或非门组成的SR锁存器
逻辑表达式
Q = R + Q
Q = S + Q
*
工作原理
当R=0、S=0时
0
0
若初态 Q n = 1
1
0
1
若初态 Q n = 0
0
1
0
0
0
状态不变
次态:R、S信号作用后Q端的
状态次态用Q n+1表示。
初态:R、S信号作用前Q端的状态,初态用Q n表示。
*
当R=0、S=1时
无论初态Q n为0或1,锁存器的次态为为1态。 信号消失后新的状态将被记忆下来。
0
1
若初态 Q n = 1
1
0
1
若初态 Q n = 0
0
1
0
0
1
0
置1
*
当R=1 、 S=0时
无论初态Q n为0或1,锁存器的次态为0态。 信号消失后新的状态将被记忆下来。
1
0
若初态 Q n = 1
1
1
0
若初态 Q n = 0
1
0
0
1
0
1
置0
*
当R=1 、 S=1时
无论初态Q n为0或1,锁存器的次态 、 都为0 。
1
1
0
0
锁存器的输出既不是0态,也不是1态
当S、R 同时回到0时,由于两个或非门的延迟时间无法确定,使得锁存器最终稳定状态也不能确定。因此在正常工作时输入信号应遵守约束条件。
注意:约束条件为 SR = 0
状态不确定
*
下页
返回
上页
功能表
S
R
Q
Q
锁存器状态
0
0
不变
不变
保持
0
1
0
1
0
1
0
1
0
1
1
1
0
0
不确定
可见:正常工作时,输入信号要满足SR=0的约束条件,即S=R=1是不允许的。
*
三 、 工作波形
基本的SR锁存器的保持、置0、置1功能,是一个存储单元应具备的最基本的功能,其典型工作波形如下:
*
四、用与非门构成的基本SR锁存器


不定
1
0
0
1
0
1
0
0
1
0
1
不变
1
1
不变
Q

SR锁存器 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数14
  • 收藏数0 收藏
  • 顶次数0
  • 上传人陈潇睡不醒
  • 文件大小1.76 MB
  • 时间2020-12-23