该【《图设计规则》 】是由【相惜】上传分享,文档一共【84】页,该文档可以免费在线阅读,需要了解更多关于【《图设计规则》 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。华侨大学信息学院电子工程系厦门专用集成电路系统重点实验室IC工艺和幅员设计第二章幅员设计规那么主讲:莫冰Email:******@ -3 .***出版社. CH2-4 、CH9 TechnologyTopologicalDesignRule整理课件CopyrightbyMoBing华侨大学厦门专用集成电路系统重点实验室本章主要内容 幅员层次定义幅员设计规那么简单反相器幅员Layout整理课件CopyrightbyMoBing华侨大学厦门专用集成电路系统重点实验室幅员层次定义 LayoutTOTB PTBC PS ND ------------------ LVN LVP VDN VDP整理课件CopyrightbyMoBing华侨大学厦门专用集成电路系统重点实验室幅员层次定义 /-basePoly1N+P+ROMHighResPoly2ContactBAGT SNSPRO IM PC W1整理课件CopyrightbyMoBing华侨大学厦门专用集成电路系统重点实验室幅员层次定义 CP整理课件CopyrightbyMoBing华侨大学厦门专用集成电路系统重点实验室幅员层次定义Nwell 有源区 多晶硅1 多晶硅2多晶硅2阻挡层?N?N阱阱?有源区〔薄氧区〕?多晶硅1〔Poly1〕.?多晶硅2〔Poly2〕?多晶硅2掺杂阻挡层整理课件幅员层次定义如果制造集成电路的硅片掺杂了磷等施主杂质,那么该类型的硅片称为n型硅; 如果掺杂了硼等受主杂质,那么该类型的硅片称为p型硅。 在制作CMOS集成电路时,N沟MOSFET〔简称NMOS〕直接制作在p衬底上; P沟MOSFET〔简称PMOS〕需要制作在N阱上。源p+源 n+漏n+漏p+栅栅n阱p衬底 nmos华侨大学厦门专用集成电路系统重点实验室p衬底 pmosCopyrightbyMoBingNWell整理课件CopyrightbyMoBing华侨大学厦门专用集成电路系统重点实验室幅员层次定义实际上制造集成电路前,有些CMOS工艺需要先在硅片上生长一层外延层,以减少闩锁效应的影响〔该效应将在以后详细介绍****惯上我们把外延层和原来的衬底都称作衬底。使用p衬底n阱的工艺称为N阱工艺。使用n衬底p阱的工艺称P阱工艺。 现代工艺出于牺牲PMOS性能来优化NMOS性能,所以大多数工艺都是N阱工艺。 现代工艺中也有同时使用N阱和P阱的工艺,称为双阱工艺。NWell整理课件CopyrightbyMoBing华侨大学厦门专用集成电路系统重点实验室幅员层次定义N阱和P衬底构成寄生二极管,在CMOS电路中衬底通常接最低电平,确保二极管处于反偏。理想情况下,
《图设计规则》 来自淘豆网www.taodocs.com转载请标明出处.