下载此文档

第八讲动态时序逻辑电路ppt课件.ppt


文档分类:高等教育 | 页数:约57页 举报非法文档有奖
1/57
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/57 下载此文档
文档列表 文档介绍
---ArnoldShi动态Latch和RegisterT1T2I1I2QQMDC1C2!clkclkclk!clk!clkclkmastertransparentslaveholdmasterholdslavetransparentmasterslave建立时间tsu=维持时间thold=传输延时tc-q=tpd_tx02tpd_inv+tpd_tx(只需8个晶体管,节省功耗和提高性能,甚至可只用NMOS实现)---ArnoldShi动态Latch和Register特点比静态Latch和Register简单基于在寄生电容上存储电荷,由于漏电需要周期刷新(或经常更新数据)“不破坏地”读信息:---ArnoldShi动态FF的时钟重叠T1T2I1I2QQMDC1C2!clkclkclk!clk!clkclk0-0重叠竞争限制条件toverlap0-0<tT1+tI1+tT21-1重叠竞争限制条件toverlap1-1<---ArnoldShi动态两相边沿触发器clk2clk1tnon_overlapT1T2I1I2QQMDC1C2clk1!clk1clk2!---ArnoldShi动态latch和寄存器的问题高阻抗的内部动态节点易受噪声源的干扰漏电影响了低功耗(例如停止时钟以节省功耗)技术内部动态节点的电压并不跟踪电源电压的变化,从而降低噪声容限D!clkclk解决办法:增加一个弱反馈反相器这会增加抗噪声能力,但会增加延时除高性能数据通路外,---ArnoldShi更精确的setuptime分析tc2q(时钟至输出时间(tD2Q数据与时钟之间的时间)---ArnoldShiSetuptime的三种定义方法tsu为使寄存器出错的最小Datatoclock时间tsu=min{tDQ}=min{tDC+f(tDC)}tsu为使ClocktoQ的时间增加一固定的百分比(5%)---ArnoldShiSetupTime图解时钟到达前Latch的电路状态(Setup-1情形):---ArnoldShiSetup/HoldTime图解时钟到达前Latch的电路状态(Setup-1情形):---ArnoldShi

第八讲动态时序逻辑电路ppt课件 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数57
  • 收藏数0 收藏
  • 顶次数0
  • 上传人mkjafow
  • 文件大小1.94 MB
  • 时间2020-09-30
最近更新