下载此文档

第2章 MCS-51单片机的硬件结构.ppt


文档分类:IT计算机 | 页数:约40页 举报非法文档有奖
1/40
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/40 下载此文档
文档列表 文档介绍
第2章 MCS-51单片机的硬件结构
MCS-51单片机的物理结构及逻辑结构
MCS-51单片机的片外总线结构
MCS-51单片机的存储器配置
CPU的时序及辅助电路
MCS-51单片机的物理结构及逻辑结构
MCS-51单片机的封装和引脚分配
MCS-51单片机的系统结构
MCS-51单片机的引脚定义
MCS-51单片机硬件结构要点
MCS-51单片机内部结
输入/输出(I/O)端口结构
返回本章首页
MCS-51单片机的引脚配置图








RST/VPD
RXD/
TXD/
INT0/
INT1/
T0/
T1/
WR/
RD/
XTAL2
XTAL1
VSS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
8031
8051
8751
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
21
22
23
24
VCC








EA/Vpp
ALE/PROG
PSEN








返回本节
MCS-51单片机的系统结构
图2-1 MCS-51单片机系统结构示意图
时钟电路
SFR和RAM
ROM
CPU
定时/计数器
并行端口
中断系统
串行端口
系统总线
时钟源
T0 T1
P0 P1 P2 P3
TXD RXD
INT0 INT1
下一页
(1)一个8位微处理器CPU。
(2)数据存储器RAM和特殊功能寄存器SFR。
(3)内部程序存储器ROM。
(4)两个定时/计数器,用以对外部事件进行计数,也可用作定时器。
(5)四个8位可编程的I/O(输入/输出)并行端口,每个端口既可做输入,也可做输出。
(6)一个串行端口,用于数据的串行通信。
(7)中断控制系统。
(8)内部时钟电路。
下一页
图2-2 MCS-51芯片内部结构框图
通道0驱动器
通道2驱动器
RAM地址锁存器
RAM
通道0锁存器
通道2锁存器
ROM/
EPROM
B寄存器
程序地址寄存器
缓冲器
PC递增器
程序计数器PC
DPTR指针
VCC
GND
~
堆栈指针SP
ACC
TMP2
PSW
通道3锁存器
通道1锁存器
通道1驱动器
通道3驱动器
TMP1
SCON
TMOD
PCON
TCON
TL0
TH1
TH0
TL1
IE
SBUF(TX/RX)
IP
中断、串行口和定时器逻辑
振荡器
~
RST
EA
ALE
PSEN
XTAL2
XTAL1
ALU
(+5V)
指令
寄存器
定时和
控制逻辑
指令
译码器
~
~
返回本节
MCS-51单片机的引脚定义
输入输出口:P0、P1、P2、P3
RST(复位)/ VPD(后备电源引入端)
EA (读内/外ROM控制)/Vpp(编程电压)
ALE(地址低8位锁存)/ PROG(编程脉冲)
PSEN 外部ROM读选通信号
XTAL1、XTAL2 外接晶振端
Vcc +5v电源
Vss 地
P3口的第二功能
返回本节
WR(外部数据存储器写脉冲)
INT1(外部中断1)
INT0(外部中断0)
表2-2 P3口的第二功能表


位线
引脚
第二功能

10
RXD(串行输入口)

11
TXD(串行输出口)
12
13

14
T0(定时器0的计数输入)

15
T1(定时器1的计数输入)
16
17
RD(外部数据存储器读脉冲)


上一页
MCS-51单片机硬件结构要点
(ROM)和内部数据存储器(RAM)容量(如表2-1所示)。
(I/O)端口



第2章 MCS-51单片机的硬件结构 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数40
  • 收藏数0 收藏
  • 顶次数0
  • 上传人中国课件站
  • 文件大小0 KB
  • 时间2011-10-11