下载此文档

通信原理课程设计-数字通信系统课程设计.doc


文档分类:通信/电子 | 页数:约16页 举报非法文档有奖
1/16
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/16 下载此文档
文档列表 文档介绍
目录
摘要 I
1 AMI编译码系统设计方案选择 1
AMI编码原理 1
方案设计比较 1
2系统电路模块设计 3
3
4
6
3完整电路及仿真 9
9
7位M序列的AMI编译码系统的仿真 9
全1码的AMI编译码系统仿真 10
4硬件的焊接和调试 11
AMI系统的PCB 11
硬件电路的调试 11
5心得体会 12
参考文献 13
摘要
在基带信号传输系统中,典型码型有AMI、HDB3、CMI码,使数字信息变换为适合于给定信道传输。AMI码是一种三元码,全称是传号交替反转码,主要由专用集成电路及与外围中小规模集成芯片来实现。
本次课设通过对AMI码的编码规则的理解和模数电知识的应用,用分立元器件设计电路实现AMI码的编码和译码电路,,制作调试PCB电路板,从而完成系统设计。
关键词:AMI;;编译码;PCB
1 AMI编译码系统设计方案选择
在现代数字通信系统中,常常用“0”和“1”表示二进制信号。,合理设计数字基带信号码型,以使数字信息变换为适合于给定信道传输特性的频谱结构。
AMI编码原理
AMI码的全称是传号交替反转码,其编码规则是将消息码的信号“1”(空号)传号交替的变换为“+1”和“-1”,而“0”空号保持不变。如下表所示:
表1-1
消息码
0
1
1
1
0
1
0
1
0
0
1
1
0
0
1
1
AM码
0
-1
+1
-1
0
+1
0
-1
0
0
+1
-1
0
0
+1
-1
AMI码的对应波形是具有正、负、零三种电平的脉冲序列。它可以看成单极性波形的变形,即“0”仍对应零电平,而“1”交替对应正、负电平。
AMI的优点:没有直流成分,且高、低频分量少,能量集中在频率为1/2码速处;编译码电路简单,且可以利用传号极性交替这一规律观察误码情况;如果他是AMI-RZ波形,接收后只要全波整流,就可变为单极性RZ波形,从中可以提取位定时分量。鉴于上述优点,AMI码成为较常用的传输码型之一。
AMI码的缺点:当原信码出现长连串“0”时,信号电平长时间不跳变,造成提取定时信号的困难。
方案设计比较
方案一:利用CD22103完成编译码及外围电路构成同步提取及电压极性转换电路
CD22103主要由发送编码和接收译码两部分组成,工作速率为50kb/s-10Mb/s。在发送部分;当③脚接低电平时,编成AMI码。接收部分:在译码时钟CRX的上升沿作用下,将AMI码译成NRZ码。
,位同步提取容易。但是该芯片只具有编译码的功能,使用时需另配同步提取及电压极性转换电路,在市场上CD22103专用芯片
很难购买,限制在本次课设中的使用。电路图如图所示:
采用CD22103的AMI编码电路
方案二:采用D触发器,JK触发器,门电路,运放等分立元器件构成M序列发生器,AMI编码器,AMI译码器。本方案思路清晰,可以深入理解电路原理。本次课设选用方案二。
方案三:基于FPGA的统一位置判断和极性判断的的AMI编码器,可以将误码检测和位同步提取电路融入译码器芯片。消耗资源少,外围电路简单,但FPGA较贵,不宜平常使用。
2 系统电路模块设计

M序列发生器的电路图如下所示:
M序列发生器电路图
M序列发生器由3个D触发器级联和若干门电路构成的带线性反馈移位寄存器和一个时钟信号源组成。假设从左到右的3个D触发器的分别成为。若移位寄存器的初始状态=(111),移位一次后,移位寄存器输出1,然后信号和信号相或产生一个新的输入信号1,并产生一个新的输入信号=(011)。同理,下一次移位后新的状态为=(101),第三次移位后的状态为=(010),第四次移位后的状态为=(001),第五次移位后的状态为=(100),第六次移位后的状态为=(110),第七次移位后的状态为=(111)。通过七次移位,移位寄存器又返回到了初始状态,这样就产生了一个周期为7的序列,序列为1110100。M序列波形如下:
M序列发生器输出波形

编码电路电路图如下所示:
编码电路图
AMI编码

通信原理课程设计-数字通信系统课程设计 来自淘豆网www.taodocs.com转载请标明出处.

非法内容举报中心
文档信息
  • 页数16
  • 收藏数0 收藏
  • 顶次数0
  • 上传人3346389411
  • 文件大小0 KB
  • 时间2013-01-20