下载此文档

计算机组成原理试题.pdf


文档分类:IT计算机 | 页数:约18页 举报非法文档有奖
1/18
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/18 下载此文档
文档列表 文档介绍
该【计算机组成原理试题 】是由【青山代下】上传分享,文档一共【18】页,该文档可以免费在线阅读,需要了解更多关于【计算机组成原理试题 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。:..历年考试真题行定点运算..定点整数表示;符号位为一、;尾数为31位;;定点运算器采用表示法可表示的最大正B..最大的是C..双符号位的数值表示;在寄存整数为____;....A.+231-1;-231--1;-232-;假设前者阶C.+230-1;-230-、尾数短;后者阶码D.+231-1;-1-2-;只有短、尾数长;;采用定点在最高位/符号位相同时相同;则它们可表示的数小数表示;符号位为1位;尾会有可能产生溢出;在最的范围和精度为前者可数为31位;则原码表示法可高位/符号位不同时一表示的数的范围大但精表示的最大正小数为____;定不会产生溢出..度低;后者可表示的最小负小数为____..;只数的范围小但精度A+232一1;一1—2—31有在符号位不同时会有高..B.+231一1;一1—2—32可能产生溢出;;C.+1—2—31;一1—2—31相同时一定不会产生溢减法运算一般通过补D_+231—1;一1-2-;..用双符号位还是采用单符号个特点:一是符号位与在定点二进制运算器位;都必须要有溢出判断电路;数值位一起参与运算;中;加法运算一般通过补码它一般用C来实现....现..;;必须要:..;;....;..目的是提高加法器的速决于存储器的容量;......加存储单元数量;;..的有效地址等于C..能在计算机中执行..;....式地址先出..、IR..之间的数据传送..;存储地址后;除了运算结果外;下面所单元和I/;操作列D不是运算器给出的结果指令或不同的控制信号来区数的有效地址等于特征信息..分的..A..;..:..;;;因此Cache①读取指令、②执行指令、③方式的目的是D容量____..C分柝指令等几个步骤;;越高;与主存越接近执行顺序应该是B...①读取指令、②执行指令、;越高;与主存越差异③;扩大寻址空大越好B.①读取指令、③分析指令、间;;越高;只要几十或几②;表百K就可达90%以上C.③分析指令、②执行指令、;越高;只要几K就可①%以上D.②执行指令、①读取指令、③;;则C..;数据传送是B..;;:....的地址..部件;;..;表速度;为解决这一矛盾;①分析指令、②读取指令、③述不正确的是D..可采用C..执行指令等几个步票;...①分析指令、②读取指令、③执行指令中的寄存器D..B.①分析指令、③执行指令、②读取指令中的存贮器请求C.③执行指令、②读取指令、①.②读取指令、①分析指令、;部件D能理③执行指令提供指令在内存中的地址;;;部件指令寄蔽触发器;CPU可以根据需要被执行的指令的地址..存器IR用于接收并保存从对其执行置’1’或清’0’;在执行作;便可实现对该中断嚣的B寄存器AR本条指令的过程中提供本条管理....;:..个方面问题..、数据相关、控为了给用户提供比主存容量存储器访问方式的输入输出制相关大得多的逻辑编程空间..、数据相关、;除辑相关蔽触发器;、逻辑相关、控对其执行置“1”或“0”操作;据给计算机..、数据相关、控理..;则D..;使用节判断题将判断结果填在括二、;正确打√号;..×号..每小题3分;;;;数一种检错纠错编码方案;应更高优先级中断的解决中据线为32根不仅可以发现是否出错;;数据线还能发现是哪一位出错..为A..;√;数据个位的出错;×一次完整的读写操作所需要行;..的移位寄存器实现的字中直接给出操作数本身而:....×编程灵活性..√象的普遍形式..√;;;数据传送是通过为寄存器内容加上形式地址√意一字块均可映射到CacheDMA专设的数据总钱传输的....√;;浮点数运算不会产生溢与其他子过程并行运行..CPU发DMA请求信号..√出..×√;;前者尾数指令不同的执行步骤是通过若干个子过程合成为一个长、阶码短;后者尾数短、控制信号形成部件的不同编过程;使每个子过程实现阶码长;其他规定均相同;码状态来区分的..×串行运行..×..X的;是为了加快外存的存取速是由存储器的容量决定的;;操作度..×存储器容量越大;;储器所需的时间越长..器内容与偏移量之和..√计算机的外部接口可分为串×;行接口和并行接口两大类..√升;程序查询方式很少被的执行时间;;Cache与主存的地址映像串行工作..√配几个周期..√是由操作系统来管理的×;只有址方式的目的主要是缩短指直接映象或全相联映象;所以补码能表示-1√令长度;扩大寻址空间;提高说;;采用1位:..;当最高位有进位时表外围设备接口中的一个寄存码..第二部分是指令的操作示结果产生溢出×器..通常用设备编号、或设备数地址;;操作数人出端口地址、或设备映像地信息指令或数据的地址;包括用补码表示;两数相加减;符址与内存储器地址统一编址参加运算的一个或多个操作号位单独处理;减法用加法代的一个设备地址编号来表示..数所在的地址;运算结果的保替×3内存储器的一个存储单元..存地址;程序的转移地址、;每一此时应在指令字中给出该存调用的子程序的人口地址条机器指令由一段用微指令储单元的地址..等..编成的微程序来解释执行√;;是为了加快外存的存取几个执行步骤7分答:按照操作数的个数不速度×答:指令周期通常是指计算机同;指令分为下面四种:..无操作数指令;2单操作数(1)一条指令是中断返回指令√一个指令周期往往要包含几指令;3双操作数指令;4三、简答题共29分个执行步骤;例如可能包括读多操作数指令..、、机器周期作数一般可以来自哪些部件组、ALU执行运算、读写内存和时钟周期三者有何关系8分或接口、数据写回寄存器组答:指令周期通常是指计算机答:1CPU内部的通用寄存器..这5个步囊..执行一条指令所用的时间..;通用成各部分的作用是什么8分过程中的一个基准时间;通常寄存器的数量一般为几个、十答:第一部分是指令的操作码;以存取周期作为机器时间;时几个;故在指令字中须为其分它用于指明本条指令的运算钟周期是机器主频的倒数;也配2、3、4、5或更多一点的和操作功能;计算机需要为每称为节拍;它是控制计算机操位数来表示一个寄存器..2条指令分配一个确定的操作作的最小单位时间..:..硬连线控制器是使用什么的指令和它当前所处的执行答:微程序控制器通常在性能子部件来区分和表示指令不步骤;形成并提供出在这一时要求不是特别高的系列计算同的执行步骤的它的基本工刻整机各部件要用到的控制机系统得到普遍应用;相对硬作原理是什么信号;并且决定下一步将进入连线控制器其运行速度较慢;答:在硬连线控制器中;由节哪个执行步骤....节拍发工作原理..:微程序控制路是用多条微是如何实现“容量大”、“速度现的典型的时序逻辑电路;它指令解释执行每一条指令快”和“成本低”的要求的7为指令的每一个执行步骤提的功能;硬件组成中的核心线分供一个节拍状态信号;而节拍路是一个被称为控制存储器答:将存储器系统设计成由状态的变换标明了一条指令的部件用ROM芯片实现;用高速缓冲存储器、主存储器和执行步骤的次序关系..于保存由微指令指令一个执辅助存储器组成的多级结构....8分合组成的徽程序..在程序执速度与CPU速度处于同一个答:控制器部件是计算机的五行过程中;将按照指令及其执数量级;但其具有价格高、功大功能部件之一;其作用是向行步骤;依次从控制存储器耗大、集成度低的特点;所以整机中包括控制器部件在内中读出一条微指令;用敬指令不适合用作大容量的存储器;的每个部件提供协同运行所中的微命令字段控制各执行主存储器的存取速度略低;价需要的控制信号..部件的运行功能;并用下地格略高;具有集成度高、功耗计算机的最本质的功能是连址字段形成下一条微指令的低的特点;用来存储经常使用续执行指令;而每一条指令往地址;使得微程序可以连续运的数据或程序;辅助存储器是往又要分成几个执行步骤才行..存取速度相对较慢但存储容得以完成..所以;;用来存储不本功能是;依据当前正在执行什么场合为什么7分太常用的大部分程序和数:....静态存储器读写速度快;;通常多用其实现容量二进制代码的总数量;通常用3级存储器组成的每一级存可以较小的高速缓冲存储存储器所能记忆的全部字数储器使用什么类型的存储介器..和字长的乘积来表示..:多级结构的存储器是由高的存储器系统;是建立在程序答:总线周期;通常指的是通速缓存、主存储器和辅助存储的什么原理之上的这一原理过总线完成一次内存读写操器或虚拟存储器组成的..高主资体现在哪些方面8分作或完成一次输入/输出设速缓冲存储器使用静态存储答:多级结构的存俺器系统的备的读写操作所必需的时间..器芯片实现;主存储器通常使运行原理是建立在程序运行依据具体的操作性质;可以把用动态存储器芯片实现;而辅的局部性原理之上的..它主一个总线周期分为内存读周助存储器或虚拟存储器通常要体现在如下3个方面:1时期;内存写周期;I/O读周则使用快速磁盘设备上的一间方面;在一小段时间内;最期;I/O写周期4种类型..片存储区..;以数字逻辑电路方可能再次被访问2空间方面;答:数据传输总耍在计算机的式进行读写;后者则是在磁性这些最近被访问过的程序和两个部件之间进行;必须由总介质层中通过电磁转换过程数据;往往集中在一小片存储线主设备首先启动这次传输完成信息读写..区域中3在指令执行服序方过程;;指令的顺序执行比转移执出命令控制总线运行;而总线器件的特性有那些主要区别行的可能性要大..:存取周期、存发出的命令并执行读写操作..分取容量当有多个总线主设备同时发答:由于动态存储器集成度高;答:存取周期是存储器进行两出总线使用权的请求时;为了生产成本低;被广泛地用于实次连续、独立的操作读或写之确保在任何时刻只有一个总现要求更大容量的主存储器..间的最小间隔时间..线主设备使用总线传输数据;:..;这就是进行总号..要区别是什么说明通信双方线仲裁..与中断请求相似;:同步通信与异步通信的主高低是不同的;总线仲裁器一答:交换数据的过程中;通信要区别是前者有公共时钟;总定是把总线使用权优先分配设备的双方都需要对时间上线上的所有设备按统一的时给优先级高的主设备使用..的配合关系进行控制;这就是序、;或称为总线通传输;通信双方按事先约好的异步通信方式7分信控制;通常又称为同步问时序联络..后者没有公共时答:交换数据的过程中;通信题..钟;没有固定的传输周期;采设备的双方都需要对时间上数据在总线上传送时双方使用应答方式通信..的配合关系进行控制;这就是用同一个时钟信号进行同步四、计算题每小题10分;共数据传送控制;或称为总结的通信方式称为同步通信方20分通信控制;通常又称为同步问式....数据传送时双方使用各常由CPU的总线控制逻辑提括号内二进制需要小数点后自的时钟信号的通信方式称供;这里称它为总线时钟..保留8位..为异步通信方式..--的双方采用应答方式又称成一个总线周期;;Y-;分别计算:握手方式解决数据传输过程成一次数据传输;总线周期的1X原=;而不是使长短;还需要与被读写部件的=-X补=..由于通信2Y原=..为此;CPU必须再提供一双方使用同一时钟信号;完成=-Y补=;通知接收设备接对地址、控制和数据信号的送3X+Y补=-X补受已发送过去的数据..接收出与接收;所以有比较高的数=:..算两个数的差..进制数和十进制数..点后保留8位..Y原=100101011X补===14==1011101Y补=1X-Y补===--;Y=;分别计算化成二进制数;再写出各自的位含一位符号位二进制数原1X原=、反码、补码表示符号位码和补码编码..=-x补=..117;X原=00010001;X补2Y原=-=-=00010001=-Y补==011000122-173X+Y补=-;分别求它=**********们的x反和x补..=;x反=化成二进制数;再写出各自的001**********;x补=010100原码、反码、=;x反=和数值位共8位..001**********;x补=111001-=-=;Y=-;3x原=010100;x反=710=01011112求X原、Y原、X补、Y补、010100;x补=+Y补..4x原=110100;x反=0101111X原==;x补===+Y补=、二进制数和16进制0101111一、计算题数;=Y=-..二进制小数点原码和补码表示;并用补码计示成二进制数;然后表示成八后保留8位..:...已知X=-;Y=值..√;;功能越时;数据传送是在DMA控制器码、补码、-X和-Y的补码、强越好..×本身发出的控制信号控制下X+Y的补码、Y-X的补码....√答案:X原=、X补=决指令的执行次序..√三、简答题:、-X补==、Y补=、一般要比硬连线控制器更快..验码的实现原理..-Y补=×答:奇偶校验码原理:通常是X+Y补=-X补=;存储位;称为校验位;通过设置校答案:原码反码补码器容量越大;访问存储器所需验位的值为0或1的方式;使二、判断题的时间越长..×;含有1值的位数一定为奇数符编码;×是为了加快外存的存取速度..或偶数..在接收方;×到的码字是否还满足取值为1制减法器;;来决数加减法的运算;×送方式;输入/输出接口可分定数据是否出错..;阶码的为串行接口和并行接口..√海明校验码原理:是在k个数位数越多;;从越高;×CPU发DMA请求信号..√而形成一个k+;使新的码字的码距比较均出;浮点数运算不会产生溢行CPU和I/O设备之间的数据匀地拉大..把数据的每一个出..×传送..√;偶校验位的组合中;当某一位供一个寄存器编号和一个数且断电后仍能保持记忆..×出现错误;就会引起相关的几:..;这不据输入和送出运算结果的逻A:求阶差:|△但可以发现错误;还可以指出辑电路..E|=|1011-0110|=0101哪一位出错;:对阶:Y变为1011000000供了依据..:处理浮点数指数部分的部C:尾数相加:000110011算机的运算器部件的功能和件、处理尾数的部件、加速移00000+00000001101101=00组成..位操作的移位寄存器线路以0**********答:MIPS计算机运算器部件及寄存器堆等组成..D:规格化:左规:尾数为0功能和组成:=;Y**********;阶码为1010能是完成对数据的算术和逻=-10此处的数F:舍入处理:采用0舍1入辑运算;由其内部的一个被均为二进制;在不使用隐藏位法处理;则有00称之为算术与逻辑运算部件的情况下;回答下列问题:1101100+1=001101101英文缩写为ALU承担;运算器1浮点数阶码用4位移码、尾E:不溢出的第二项功能;是暂存将参加数用8位原码表示含符号位;所以;X+Y最终浮点数格式的运算的数据和中间结果;由写出该浮点数能表示的绝对结果:101001101101;即其内部的一组寄存器承担;为值最大、;;运算器内一般还有一解答:绝对值最大:11110分组成指令的操作码一般有个能自行左右移位的专用寄1111111、1**********;哪几种组织方式各自应用在存器;通称乘商寄存器..这绝对值最小:00010什么场合各自的优缺点是什些部件通过几组多路选通器0000000、000110000000么电路实现相互连接和数据传2写出X、Y的浮点数表示..答:一条指令通常由操作码和送;运算器要与计算机其它几X浮=101100110011Y浮操作数两个部分组成..个功能部件连接在一起协同=0**********指令的操作码一般有定长的运行;还必须有接受外部数3计算X+Y操作码、变长的操作码两种组:....用以指定被读写设备行提供指令本身的主要信定长操作码的组织方式应用答:为读写输入/输出设备;息..在当前多数的计算机中;变长通常有两种常用的编址方式3指令执行的步骤标记线路;的操作码组织方式一般用在用以指定被读写设备;一是用于标记出每条指令的各个小型及以上的计算机当中..I/O端口与主存储器统一的编执行步骤的相对次序关系;保定长操作码的组织方式对于制方式;另一种是I/O端口与证每一条指令按设定的步骤简化计算机硬件设计;提高指主存储器彼此独立的编制方序列依次执行..令译码和识别速度有利..式..4全部控制信号的产生部件;、指令的执在比较短的指令字中;既能表能和基本组成;微程序的控制行步骤时刻;也许还有些另外示出比较多的指令条数;又能器和硬连线的控制器在组成的条件信号;来形成或提供出尽量满足给出相应的操作数和运行原理方面有何相同和当前执行步骤计算机各个部地址的要求..不同之处件要用到的控制信号..:控制器主要由下面4个部机整机各硬件系统;正是在这的地址通常使用哪些基本寻分组

计算机组成原理试题 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数18
  • 收藏数0 收藏
  • 顶次数0
  • 上传人青山代下
  • 文件大小1.75 MB
  • 时间2024-04-17