下载此文档

数字集成电路测试压缩方法研究的综述报告.docx


文档分类:通信/电子 | 页数:约2页 举报非法文档有奖
1/2
下载提示
  • 1.该资料是网友上传的,本站提供全文预览,预览什么样,下载就什么样。
  • 2.下载该文档所得收入归上传者、原创者。
  • 3.下载的文档,不会出现我们的网址水印。
1/2 下载此文档
文档列表 文档介绍
该【数字集成电路测试压缩方法研究的综述报告 】是由【niuwk】上传分享,文档一共【2】页,该文档可以免费在线阅读,需要了解更多关于【数字集成电路测试压缩方法研究的综述报告 】的内容,可以使用淘豆网的站内搜索功能,选择自己适合的文档,以下文字是截取该文章内的部分文字,如需要获得完整电子版,请下载此文档到您的设备,方便您编辑和打印。数字集成电路测试压缩方法研究的综述报告数字集成电路(IC)的测试是确保IC按照预期执行要求的关键步骤之一。随着IC设计规模的增加和制造流程的精度与复杂性的提高,IC的测试变得越来越复杂。IC测试的时间也变得越来越长,测试的成本也随之增加。为了解决这些问题,压缩测试成为了一种广泛应用的测试方法。压缩测试的目的是通过减少测试数据用量,减小测试电路的复杂性,缩短测试时间,从而提高测试效率,降低测试成本。这种测试技术主要通过两种压缩方法实现,其中一种是在原始数据输出前对测试数据进行压缩,另一种是将压缩电路嵌入被测试的IC中,直接用压缩的测试数据完成测试。在压缩测试的第一种方法中,测试数据压缩算法是至关重要的。目前,最常用的压缩测试数据算法包括扫描链压缩(Scan-pression)、paction(TRC)、IDC(paction)和Hybrid。其中,扫描链压缩算法适用于串行扫描测试;TRC算法可以使用专用的硬件电路来压缩测试数据,使测试数据的输出数量大大减少;IDC算法可以对测试模式序列进行动态压缩,在压缩率和测试质量之间取得平衡。Hybrid算法是指将两种或多种不同压缩方法结合使用,以达到更好的压缩效果。在压缩测试的第二种方法中,被测试IC的设计需要有压缩功能的支持。这可以通过在IC设计中集成专用的压缩电路来实现。压缩电路可用于在IC内部压缩测试时期间生成的测试数据,这样可以减少测试数据的数量。这种方法的缺点是需要对被测试IC进行额外的设计和编程。此外,有些压缩电路可能会影响IC的性能和功耗。总的来说,数字集成电路测试压缩方法是解决IC测试问题的重要手段,可以减少测试时间和成本,提高测试质量。压缩测试的选择应该根据IC的类型,测试目的和测试条件等因素进行选择,不同的压缩方法有不同的优缺点。因此,在进行IC测试时选择适当的压缩算法是非常关键的。

数字集成电路测试压缩方法研究的综述报告 来自淘豆网www.taodocs.com转载请标明出处.

相关文档 更多>>
非法内容举报中心
文档信息
  • 页数2
  • 收藏数0 收藏
  • 顶次数0
  • 上传人niuwk
  • 文件大小10 KB
  • 时间2024-04-16